Técnicas de reducción del ruido de conmutación en circuitos integrados CMOS

dc.contributor
Universitat Politècnica de Catalunya. Departament d'Enginyeria Electrònica
dc.contributor.author
González Jiménez, José Luis
dc.date.accessioned
2011-04-12T15:13:23Z
dc.date.available
2010-01-11
dc.date.issued
1998-01-19
dc.date.submitted
2009-07-23
dc.identifier.isbn
9788469301364
dc.identifier.uri
http://www.tdx.cat/TDX-0723109-092632
dc.identifier.uri
http://hdl.handle.net/10803/6369
dc.description.abstract
El ruido de conmutación generado por los circuitos digitales representa un problema importante que a menudolimita las prestaciones de los circuitos integradosdigitales y mixtos. éste ruido de conmutación estápresente en los terminales de alimentación internos delos circuitos y es debido a la inductancia parásita quepresentan los terminales y conductores del encapsulado.Estos componentes inductivos transforman en ruido detensión la derivada temporal de los pulsos de corrientedemandados por la lógica al conmutar. Al estar presenteen los terminales de alimentación puede afectar acualquier zona del circuito. Además, dado que losterminales de alimentación se utilizan para polarizar elsubstrato o el pozo de los CI semiconductores el ruido esinyectado en dicho substrato y puede propagarse por él,afectando incluso a circuitos que no comparten la mismaalimentación que los circuitos digitales generadores delruido.En los últimos años se han propuesto diferentesalternativas para solucionar este problema, la mayoría deellas centradas en dos aspectos. El primero de ellosconsiste en introducir condensadores de desacoplo dentrodel encapsulado y/o reducir el valor de la inductanciadel encapsulado a base de incrementar el número determinales dedicados a alimentaciones o a base deutilizar técnicas de encapsulado avanzadas. El segundo secentra en el diseño de circuitos de salida que generenbajos niveles de ruido, pues los condensadores internosde desacoplo no reducen el ruido generado por estoscircuitos. En este trabajo de tesis se analizan todasestas técnicas y se realiza un estudio más detallado delruido generado internamente. Se proponen técnicas dereducción del ruido de conmutación en todos los aspectos:distribución de la alimentación, diseño lógico y diseñode los circuitos de salida de los CI CMOS, y se presentanresultados experimentales medidos sobre prototiposfabricados que
spa
dc.format.mimetype
application/pdf
dc.language.iso
spa
dc.publisher
Universitat Politècnica de Catalunya
dc.rights.license
ADVERTIMENT. L'accés als continguts d'aquesta tesi doctoral i la seva utilització ha de respectar els drets de la persona autora. Pot ser utilitzada per a consulta o estudi personal, així com en activitats o materials d'investigació i docència en els termes establerts a l'art. 32 del Text Refós de la Llei de Propietat Intel·lectual (RDL 1/1996). Per altres utilitzacions es requereix l'autorització prèvia i expressa de la persona autora. En qualsevol cas, en la utilització dels seus continguts caldrà indicar de forma clara el nom i cognoms de la persona autora i el títol de la tesi doctoral. No s'autoritza la seva reproducció o altres formes d'explotació efectuades amb finalitats de lucre ni la seva comunicació pública des d'un lloc aliè al servei TDX. Tampoc s'autoritza la presentació del seu contingut en una finestra o marc aliè a TDX (framing). Aquesta reserva de drets afecta tant als continguts de la tesi com als seus resums i índexs.
dc.source
TDX (Tesis Doctorals en Xarxa)
dc.title
Técnicas de reducción del ruido de conmutación en circuitos integrados CMOS
dc.type
info:eu-repo/semantics/doctoralThesis
dc.type
info:eu-repo/semantics/publishedVersion
dc.contributor.director
Rubio Solà, José Antonio
dc.rights.accessLevel
info:eu-repo/semantics/openAccess
cat
dc.identifier.dl
B.12868-2010


Documents

TJLG1de3.pdf

10.19Mb PDF

TJLG2de3.pdf

8.581Mb PDF

TJLG3de3.pdf

7.799Mb PDF

This item appears in the following Collection(s)