Address Prediction and Recovery Mechanisms 

    Morancho Llena, Enric (Date of defense: 2002-07-11)

    Uno de los mayores retos que debe ser afrontado por los diseñadores de micro-procesadores es el de mitigar la gran latencia de las instrucciones de carga de datos en registros. Esta tesis analiza una de las posibles ...

    Ahorro Energético en la Planificación de Sistemas en Tiempo Real 

    Moncusí Mercadé, Maria Angels (Date of defense: 2005-12-21)

    La evolución de los procesadores siempre ha consistido en ir aumentando el rendimiento de estos, fijando como medida de este aumento de rendimiento la velocidad de proceso en la ejecución de las distintas aplicaciones. Sin ...

    Coordinated Scheduling and Dynamic Performance Analysis in Multiprocessors Systems 

    Corbalán González, Julita (Date of defense: 2002-07-05)

    El rendimiento de los actuales sistemas multiprocesador de memoria compartida depende tanto de la utilización eficiente de todos los componentes del sistema (procesadores, memoria, etc), como de las características del ...

    High performance instruction fetch using software and hardware co-design 

    Ramírez Bellido, Alejandro (Date of defense: 2002-07-12)

    En los últimos años, el diseño de procesadores de altas prestaciones ha progresado a lo largo de dos corrientes de investigación: incrementar la profundidad del pipeline para permitir mayores frecuencias de reloj, y ensanchar ...

    Protocolo activo para transmisiones garantizadas sobre una arquitectura distribuída y multiagente en redes ATM 

    González Sánchez, José Luís (Date of defense: 2001-07-24)

    En esta tesis doctoral se presenta TAP (Trusted and Active Protocol PDU transfer), una arquitectura para redes de tecnología ATM, novedosa por sus características distribuida, activa y multiagente. El protocolo propuesto ...

    Smart memory management through locality analysis 

    Sánchez Navarro, Francisco Jesús (Date of defense: 2001-11-06)

    Las memorias caché fueron incorporadas en los microprocesadores ya desde los primeros tiempos, y representan la solución más común para tratar la diferencia de velocidad entre el procesador y la memoria. Sin embargo, muchos ...